Bu kaydın yasal hükümlere uygun olmadığını düşünüyorsanız lütfen sayfa sonundaki Hata Bildir bağlantısını takip ederek bildirimde bulununuz. Kayıtlar ilgili üniversite yöneticileri tarafından eklenmektedir. Nadiren de olsa kayıtlarla ilgili hatalar oluşabilmektedir. MİTOS internet üzerindeki herhangi bir ödev sitesi değildir!

Development Of A Hardware In The Loop Test Setup Based On System On Chip Board

Oluşturulma Tarihi: 22-12-2017

Niteleme Bilgileri

Tür: Tez

Alt Tür: Yüksek Lisans Tezi

Yayınlanma Durumu: Yayınlanmamış

Dosya Biçimi: PDF

Dil: İngilizce

Konu(lar): Elektrik mühendisliği. Elektronik. Nükleer mühendislik,

Yazar(lar): Shwehdi, Rabei Abdulhafid S. (Yazar),

Emeği Geçen(ler): Özbek, Mehmet Efe (Danışman),

Anahtar Kelimeler

HIL simulation, Model based design


Özet

This thesis proposed a hardware in the loop (HIL) test setup based on system on chip board (SoC) board, that can be used for testing a plant model developed using Simulink HDL coder and Xilinx System Generator (XSG) library. The plant model was converted to Verilog code using XSG system generator and uploaded to SoC board using Vivado Design Suite. The programmed SoC board was interfaced to real input signals through analog to digital converters (ADC) and the output signal of plant was carried to the measurement device through a digital to analog converter (DAC). Drivers, in the form XSG models, were developed for ADC and DAC modules which implement the communication protocols of the modules to achieve data transmission between these modules and the SoC board. The operation of the HIL setup has been verified for a simple plant model.


İçindekiler



Açıklamalar



Haklar



Notlar



Kaynakça


Atıf Yapanlar

Gözat Sayfasına Dön

 

Sosyal Medya ve Araçlar

İstatistikler

  • Kayıt
    • Bu ay: 2
    • Toplam: 2247
  • Online
    • Ziyaretçi: 25
    • Üye: 0
    • Toplam: 25

Detaylı İstatistikler